编写sport通信模块中的cache问题

发布于 2022-09-30 00:05:38 字数 377 浏览 11 评论 0

这一阵子在编写一个sport口通信模块,在DMA中断中对数据进行头检查时,一直会有很多头信息丢失,用各种方法找原因,最后怀疑是cache的问题,但是在DMA读中断以及写中断中都使用了flush_dcache。。。
  在这个问题上停了好几天,最后在看blackfin的官方文档时才发现它们的区别

  在读中断中应该使用invalidate_dcache 调用这个函数后,不论要读问的内存是否在cache中,都会强制性的读取内存中的实际内容。
  在写中断中用flush_dcache是没错的,它的作用是将cache内容回写到外存中。如果系统配置了cache方式为write_through,这个操作也可以不做。

  希望能对有同样问题的朋友有所帮助。

如果你对这篇内容有疑问,欢迎到本站社区发帖提问 参与讨论,获取更多帮助,或者扫码二维码加入 Web 技术交流群。

扫码二维码加入Web技术交流群

发布评论

需要 登录 才能够评论, 你可以免费 注册 一个本站的账号。

评论(1

宁愿没拥抱 2022-10-07 00:05:38

最差的解决办法是Disable DCache。
invalidate dcache是一种办法,但是要注意使用的指令,Blackfin有两个名字差不多的指令,不要用错了。
最好的办法是在Linux内核预留一定SDRAM不映射Cache,然后使用dma_alloc_coherent从uncached memory中分配内存。

~没有更多了~
我们使用 Cookies 和其他技术来定制您的体验包括您的登录状态等。通过阅读我们的 隐私政策 了解更多相关信息。 单击 接受 或继续使用网站,即表示您同意使用 Cookies 和您的相关数据。
原文