返回介绍

21.1 简介(一般信息)

发布于 2020-09-09 22:55:57 字数 326 浏览 923 评论 0 收藏 0

Verilog-2001提供了三种结构来定义编译时常量:parameter、localparam和specparam语句。

SystemVerilog提供了四种方法来设置设计中的参数常量的值。每一个参数在声明时必须指定一个缺省值。我们可以使用下列方法之一来改变每一个模块实例的缺省参数值:

  • 隐含的内联参数重定义(例如:foo #(value, value) u1(...);)
  • 显式的内联参数重定义(例如:#(.name(value), .name(value)) u1 (...); )
  • defparam语句,使用层次化路径名来重新定义每一个参数

如果你对这篇内容有疑问,欢迎到本站社区发帖提问 参与讨论,获取更多帮助,或者扫码二维码加入 Web 技术交流群。

扫码二维码加入Web技术交流群

发布评论

需要 登录 才能够评论, 你可以免费 注册 一个本站的账号。
列表为空,暂无数据
    我们使用 Cookies 和其他技术来定制您的体验包括您的登录状态等。通过阅读我们的 隐私政策 了解更多相关信息。 单击 接受 或继续使用网站,即表示您同意使用 Cookies 和您的相关数据。
    原文