返回介绍

15.4 层次化的表达式

发布于 2020-09-09 22:55:52 字数 351 浏览 988 评论 0 收藏 0

一个时钟控制块中的任何信号都可以与一个任意的层次化表达式相关联。正像15.2节所描述的那样,层次化的表达式通过在层次化表达式前面附加一个等号(=)来引入:

clocking cd1 @(posedge phi1);
    input #1step state = top.cpu.state;
endclocking

然而,层次化的表达式并没有被限制成其它范围内的简单名字或信号。它们可以被用来声明在其它范围或在当前范围内的信号的分片和串联(或组合)。

clocking mem @(clock);
    input instruction = {opcode, regA, regB[3:1]};
endclocking

如果你对这篇内容有疑问,欢迎到本站社区发帖提问 参与讨论,获取更多帮助,或者扫码二维码加入 Web 技术交流群。

扫码二维码加入Web技术交流群

发布评论

需要 登录 才能够评论, 你可以免费 注册 一个本站的账号。
列表为空,暂无数据
    我们使用 Cookies 和其他技术来定制您的体验包括您的登录状态等。通过阅读我们的 隐私政策 了解更多相关信息。 单击 接受 或继续使用网站,即表示您同意使用 Cookies 和您的相关数据。
    原文